SPARTAN SP601:为什么有两个引脚与一个时钟相关联?

时间:2015-08-05 21:09:20

标签: fpga xilinx spartan

我使用的是Spartan 6(SP601评估板),之前使用的是X2 27MHz振荡器时钟。但是,根据用户手册,有一个更快的200 MHz振荡器(差分)焊接到电路板上。我想使用它,但我很困惑为什么它有两个与之关联的引脚。

下面提供了电路板上的时钟及其各自引脚的表格。我目前只使用一个引脚的X2,所以我有一个名为" clk"连接到该引脚。有人可以解释为什么有两个引脚," N"和" P"对于U5?如何在用户约束文件中包含和使用此时钟?

Clock Pin Table

1 个答案:

答案 0 :(得分:2)

来自SP601 Hardware User Guide,8。时钟生成:

  

SP601将一个2.5V LVDS差分200 MHz振荡器(U5)焊接到电路板上并连接到FPGA全局时钟。

来自维基百科页面Differential signaling,优点,适用于低压电子产品:

  

电子行业,特别是便携式和移动设备,不断努力降低电源电压,以节省电力并减少发射的电磁辐射。然而,低电源电压可降低抗噪性。差分信号有助于减少这些问题,因为对于给定的电源电压,它提供两倍于单端系统的抗噪声能力。

     

要明白原因,......

在高压差分信号下:

  

...
  通用术语高压差分信号描述了各种系统。另一方面,低压差分信号或LVDS是由TIA / EIA标准定义的特定系统。

因此时钟是LVDS时钟的差分信号,低压信号的目的是降低功耗。差分增加噪声免疫力。

这似乎不是一个编程问题,答案可以通过简单的研究来确定。

相关问题